文檔幫助中心
小芯片堆疊技術(shù)引領(lǐng)先進(jìn)處理器市場(chǎng),各科技大廠加入布局
小芯片堆疊技術(shù)引領(lǐng)先進(jìn)處理器市場(chǎng),各科技大廠加入布局
來(lái)源:科技新報(bào)
堆疊技術(shù)生產(chǎn)的處理器不只出現(xiàn)超級(jí)計(jì)算機(jī),甚至索尼PlayStation5,處理器大廠AMD客制處理器也使用此方式設(shè)計(jì)。蘋(píng)果MacStudio的M1Ultra處理器,以及數(shù)據(jù)中心高端服務(wù)器的英特爾PonteVecchio圖形處理器都采此技術(shù)。但小芯片處理器仍未現(xiàn)身行動(dòng)裝置,因相當(dāng)耗電,以英特爾PonteVecchio圖形處理器來(lái)說(shuō),雖然服務(wù)器運(yùn)算能力突出,但高達(dá)600瓦耗能,使堆疊技術(shù)無(wú)法落實(shí)到一般行動(dòng)裝置,如智能手機(jī)。
摩爾定律代表處理器發(fā)展以每?jī)赡昃w管翻倍,但從納米進(jìn)入埃米時(shí)代,技術(shù)克服越來(lái)越困難。要延續(xù)處理器性能提升發(fā)展,小芯片堆疊技術(shù)生產(chǎn)的處理器就成為解決方案之一。荷蘭半導(dǎo)體制造商艾司摩爾(ASML)已壟斷全球先進(jìn)制程曝光機(jī)市場(chǎng),2021年法說(shuō)會(huì)指出,要處理器性能與面積再發(fā)展,只靠制程微縮會(huì)面臨瓶頸,必須堆疊架構(gòu)才能達(dá)成。
以前生產(chǎn)堆棧架構(gòu)處理器并不容易,除了必須精準(zhǔn)控制每個(gè)芯片制程,還要用技術(shù)連結(jié)芯片,就像兩個(gè)單位必須有交通連結(jié)。現(xiàn)在這些問(wèn)題都能通過(guò)先進(jìn)工藝和封裝技術(shù)解決,將分隔兩地的芯片以技術(shù)整合至處理器,再以先進(jìn)封裝連結(jié)芯片,不但減少數(shù)據(jù)傳輸瓶頸,甚至提高運(yùn)作效率,讓處理器性能大大提升。InternationalBusiness前高層指出,這就像是將兩地單位集中到一棟樓,減少三分之一電路空間,也讓溝通像搭電梯更快速。
建構(gòu)處理器垂直架構(gòu)核心,就在處理器各功能小芯片。每個(gè)小芯片透過(guò)堆疊整合至處理器,再以硅穿孔技術(shù)連結(jié),完全封裝在處理器內(nèi),不需外部電路連結(jié)。小芯片溝通更快速,也能達(dá)到透過(guò)制程微縮生產(chǎn)處理器的運(yùn)作性能。以英特爾PonteVecchio圖形處理器來(lái)說(shuō),每個(gè)圖形處理器都由63個(gè)小芯片連結(jié)。小芯片總堆疊面積為3,100平方公釐,含1000億個(gè)晶體管。相比筆電核心處理器面積不到150平方毫米,約PonteVecchio圖形處理器堆疊面積5%,卻約15億個(gè)晶體管,僅PonteVecchio圖形處理器1.5%,運(yùn)算性能也由此可知。
除了運(yùn)作性能,先進(jìn)制程芯片生產(chǎn)成本高得令人咋舌,未來(lái)2納米制程芯片設(shè)計(jì)成本將超過(guò)28納米14倍。但小芯片堆疊處理器因每個(gè)小芯片都能以需要制程生產(chǎn),不需要耗資高成本,即便多數(shù)桌機(jī)與筆電處理器都還沒(méi)以這方式生產(chǎn),英特爾仍表示,堆疊大小芯片給予效率更好、成本更省的生產(chǎn)方式。英特爾競(jìng)爭(zhēng)對(duì)手AMD已是小芯片堆疊技術(shù)領(lǐng)先者,透過(guò)處理器外加上存儲(chǔ)器,使小芯片堆疊技術(shù)處理器,運(yùn)算性能高于傳統(tǒng)處理器。
EDA大廠ANSYS指出,小芯片堆棧市場(chǎng)需求過(guò)去僅個(gè)位數(shù),現(xiàn)在增加20倍之多,甚至英特爾與AMD是競(jìng)爭(zhēng)對(duì)手的半導(dǎo)體大廠也加入U(xiǎn)niversalChipletInterconnectExpress(UCIe)聯(lián)盟,一同與Arm、臺(tái)積電、三星等推動(dòng)標(biāo)準(zhǔn)與技術(shù)。越來(lái)越多科技大廠對(duì)小芯片堆疊技術(shù)有濃厚興趣,陸續(xù)加入自研芯片以發(fā)展業(yè)務(wù),有谷歌、亞馬遜、微軟、特斯拉等。未來(lái)可期待從云端服務(wù)器到智能手機(jī)、游戲主機(jī)與自駕車(chē)等都能看到小芯片堆棧架構(gòu)為主的處理器。
小芯片堆疊處理器預(yù)計(jì)超越傳統(tǒng)制程處理器,專(zhuān)家提醒,小芯片堆疊處理器除了提高性能,因不需接電路,甚至是生產(chǎn)軟性終端設(shè)備的利器,且有團(tuán)隊(duì)正在研究。盡管小芯片堆疊處理器仍有許多困難待克服,但運(yùn)算能量很難不讓人注意,摩爾定律延續(xù)下去也可能得靠它。小芯片堆疊處理器發(fā)展,還只是開(kāi)始。

* 內(nèi)容: